Tiesioginiai mainai- tai. programiškai valdomi duomenų mainai tarp pagrindinės atmintinės ir išorinių įrengimų aplenkiant procesorių. Tokiu atveju būtina turėti specializuotą valdiklį, kuris perimtų iš procesoriaus ne itin sudėtingas mainų valdymo funkcijas. Nors DMA sustabdo procesorių (cycle stealing) duomenų siuntimo momentu, tai nėra pertraukimas, nes programos kontekstas nesaugojamas ir procesorius nieko neapdoroja. Plačiau apie tiesioginius duomenų mainus sužinosite 9 temoje.
Užsisakykite:
Rašyti komentarus (Atom)
Tinklaraščio archyvas
-
▼
2013
(165)
-
▼
sausio
(123)
- 4.3. VKV principai
- 4.2. Visuotinės kokybės vadybos nuostatos
- 3.4. Visuotinės kokybės vadyba: teorinės ir prakti...
- 3.3. Bedefektė gamyba
- 3.2. Patikimumo inžinerija
- 3.1. Kokybės kaštai ir jų struktūra
- 2.4. Kokybės vadybos raida skirtingose šalyse
- 2.3. Revoliucinis W. E. Demingo požiūris
- 2.2. Kokybės kontrolė - valdymo funkcija
- 2 tema. Kokybės vadybos evoliucija
- 1.3. Tradicinės vadybos ir kokybės vadybos pagrind...
- 1.2. Penki požiūriai apibrėžiant kokybės sampratą.
- 1 tema. Kokybės vadybos samprata ir sąvokos
- 5.14. Temos apibendrinimas
- Pačių naujausių AMD procesorių sandaros, darbo pri...
- 5.12. Procesorių gamyba pagal užsakovo reikalavimus
- 5.11. Aštuntosios kartos AMD Opteron
- 5.10. AMD Atlhlon 64 Dual-core
- 5.9. AMD Athlon 64
- 5.8. AMD Sempron
- 5.7. Aštuntosios kartos procesoriaus mikroarchite...
- 5.6. Technologija HyperTransport™
- 5.5. Hammer šeimos procesoriai
- 5.4. Procesorius K7
- 5.3. Procesorius K6 – II
- 5.2. Procesorius K6
- 5.1. Procesorius K5
- 4.10. Temos apibendrinimas
- 4.8. Dviejų branduolių Intel procesoriai
- 4.7. IA-64 procesorius (Itanium / Merced)
- 4.6. Pentium 4
- 4.5. Procesorius Intel Pentium 3 ( Katmai )
- 4.4. Pentium 2, Celeron ir Xeon procesoriai
- 4.3. Pentium Pro
- 4.2. Pentium MMX
- 4.1. Pentium
- 3.7. Temos apibendrinimas
- 3.5. 3D Now komandų rinkinys AMD K6 procesoriuje
- 3.4. SSE2 komandų rinkinys Pentium 4 procesoriuje
- 3.3. Komandų sistemos išplėtimas SSE rinkiniu Pent...
- 3.2. SIMD tipo MMX komandų rinkinys
- 3.1. Intel NSP koncepcija
- 2.5. Temos apibendrinimas
- 2.3. Multiprocesorinės sistemos
- 2.2. Lygiagrečiai komandas vykdančių procesorių ar...
- 2.1.Šiuolaikinių procesorių architektūriniai ypatumai
- 1.4. Temos apibendrinimas
- 1.2. POWER architektūros mikroprocesoriai
- 1.1. "RISC" architektūrų tipiški bruožai
- 1. RISC procesorių architektūros skiriamieji bruožai
- 16. Procesoriaus 80386 programinis modelis
- 15.11. Temos apibendrinimas
- 15.9. Atminties apsauga
- 15.8. Procesoriaus 80386 darbas daugiaprograminiam...
- 15.7. Virtualių adresų transliacija į fizinius
- 15.6. Atmintinės organizavimo modeliai
- 15.5. Atminties segmentų peradresavimas (persiunti...
- 15.4. Prioritetinė atminties apsauga
- 15.3. Selektoriai ir aprašai (deskriptoriai)
- 15.2. Virtuali atminties organizacija ir prioritet...
- 15.1. Realaus adreso režimas
- 14.5. Temos apibendrinimas
- 14.3. Segmentų talpinimas atmintinėje
- 14.2. Daugiaprogramis darbas
- 14.1. Užduočių perjungimas ir virtuali mašina
- 13.4. Temos apibendrinimas
- 13.2. FPU sandara
- 13.1. Slankiojo kablelio skaičiai
- 12.5. Temos apibendrinimas
- 12.3. Komandų sistemos ypatumai
- 12.2. Mikroprocesoriaus 8086 adresavimo tipai
- 12.1. MP 8086 komandų formatai
- 11.6. Temos apibendrinimas
- 11.4. Konvejerio ilgis
- 11.3. Konvejeriai superskaliariniuose procesoriuose
- 11.2. Konvejeriai RISC procesoriuose
- 11.1 Komandų vykdymo fazės
- 11. Konvejerinis duomenų išrinkimo ir apdorojimo p...
- 10.6. Temos apibendrinimas
- 10.4. Segmentavimas ir puslapiavimas
- 10.3. Puslapiavimas
- 10.2. Segmentavimas
- 10.1. Atminties segmentavimo principas ir sąvokos
- 9.4. Temos apibendrinimas
- 9.2. Duomenų kanalai
- 9.1. Tiesioginių mainų valdiklis
- 8.12. Temos apibendrinimas
- 8.10 Pertraukčių valdikliai
- 8.9. Mikroprocesorių x86 pertraukčių sistema
- 8.8. Prioritetinis pertraukčių aptarnavimas
- 8.7. Pertraukčių aptarnavimo draudimas (maskavimas)
- 8.6 Pertraukties vektorius
- 8.5. Pertraukčių aptarnavimo mechanizmas
- 8.4. Pertraukties procedūra
- 8.3. Pertraukčių ir jų aptarnavimo mechanizmų klas...
- 8.2. Pagrindiniai pertraukčių šaltiniai
- 8.1. Pertraukčių posistemė paskirtis ir funkcijos
- 7.3. Temų 5-7 apibendrinimas
- 7.1. Programų algoritmai
- 7. Asemblerio pradmenys
-
▼
sausio
(123)
Populiarūs įrašai
Etiketės
- Mikroprocesorinės technikos pagrindai (73)
- II. Šiuolaikiniai procesoriai (34)
- Kokybės vadyba (25)
- Kompiuteriai ir jų sandara (19)
- 5. Šiuolaikiniai AMD ir kitų firmų procesoriai (13)
- 8. Pertraukčių posistemėspaskirtis ir funkcionavimo principai (11)
- Skaitmeniniai įtaisai (11)
- 15. Atminties apsauga ir virtuali atminties adresacija (10)
- Elektronikos įrenginiai ir instaliacija (10)
- Marketingas (10)
- 4. Šiuolaikiniai Intel procesoriai (9)
- Anglų (8)
- Referatai (7)
- 11. Konvejerinis duomenų išrinkimo ir apdorojimo principas (6)
- 3. Duomenų ir vaizdų apdorojimo efektyvumą didinančios technologijos (6)
- 4. Vienkristalio CISC architektūros bazinio procesoriaus įtaisai ir jų tarpusavio sąveika (6)
- Java (6)
- Loginiai valdikliai (6)
- 9. Tiesioginiai mainai (5)
- 1. RISC procesoriųarchitektūros skiriamieji bruožai (4)
- 10. Atminties segmentavimas (4)
- 12. X86 komandų sistemosbruožai (4)
- 14. Daugiaprogramis darboprincipas (4)
- 2. Superskaliarinis duomenųapdorojimo principas (4)
- 5.Komandų sistemos (4)
- Elektrotechnikos pagrindai (4)
- Elektrotechninės medžiagos (4)
- Rašiniai (4)
- SQL (4)
- 13. Slankaus kablelio (matematinis) procesorius (3)
- 7. Asemblerio pradmenys (3)
- Braižyba (2)
- Elektronikos pagrindai (2)
- Nuolatinės srovės mašinos (2)
- Sistemos ir tinklai (2)
- 16. Procesoriaus 80386 programinis modelis (1)
- 6. Baziniai adresavimo režimai (1)
- Bitcoin (1)
- Informatika (1)
- Kirchhofo dėsnis (1)
- Kriptosistemos (1)
- Mercurial (1)
- Present Continuous (1)
- Present Simple (1)
- Psichologija (1)
- Skriptinis programavimas (1)
- Telekomunikacijos (1)
- book (1)
- kondensatoriai (1)
- maven (1)
- standartizacija (1)
- xml (1)
Komentarų nėra:
Rašyti komentarą